AMD Zen4D sería la respuesta al diseño híbrido de las CPUs de Intel

Según los últimos rumores de la industria, la arquitectura AMD Zen4 tendrá un spinoff por ahora conocida como AMD Zen4D (Zen4 Dense), el cual se utilizará en las CPUs para servidores y centros de datos AMD EPYC 'Bergamo', las cuales se espera que llegue en el 2023. Según se indica, esta será la respuesta al diseño de CPUs híbridas de Intel, aunque el enfoque será muy diferente de la arquitectura híbrida de Intel que veremos en la línea de chips Alder Lake.

Ambas compañías presentarán dos tecnologías de núcleo diferentes en un mismo chip y con su propio diseño de caché subyacente, pero el enfoque de AMD se centra más en maximizar el rendimiento multihilo respecto al fuerte enfoque de Intel en la eficiencia energética.

 0

Según se indica, los núcleos Zen4D son versión reducida de los núcleos Zen4 estándar con una memoria caché rediseñada y pocas características. También se dice que los núcleos contarán con velocidades de reloj más bajas para evitar un exceso de consumo, pero el objetivo principal es aumentar la densidad general de núcleos. Mientras que Zen4 tendrá 8 núcleos por chiplet, Zen4D tendrá hasta 16 núcleos por chiplet. Esto permitirá a AMD aumentar su número de núcleos en los procesadores de próxima generación y también aumentar su rendimiento multihilo. Esta sería la forma fácil de la compañía de alcanzar los 128 núcleos.

Como comparativa, en Alder Lake, 1 núcleo Golden Cove / P-Core ocupa el mismo espacio que 4 núcleos Gracemont / E-Core de bajo consumo energético, es por ello que con Raptor Lake Intel mantendrá un máximo de 8 núcleos de alto rendimiento, pero multiplicará por dos el número de núcleos de bajo consumo energético hasta los 16. En el caso de AMD, al ser un chiplet, la CPU EPYC Bergamo puede sustituir los 8 núcleos Zen4 de cada CCD por 16 núcleos Zen4D.

Al igual que sucede con Intel, hay más desventajas más allá del rendimiento ligado a las frecuencias, y es que también se indica el uso de la mitad de la memoria caché L3 respecto a Zen4, eliminar el acceso a las instrucciones AVX-512, y por ahora no está confirmado si es compatible con el SMT para ofrecer hasta 256 hilos, o incluso u SMT-2 que ofrezca 384 hilos. En el caso de Intel, los núcleos de menor consumo no tienen acceso a la tecnología. Estas CPUs podrían acompañarse de una configuración de hasta 12 canales de memoria RAM DDR5, y podría existir alguna variante para el mercado de consumo en portátiles.

vía: @Moore's Law Is Dead

Artículos relacionados